-
Notifications
You must be signed in to change notification settings - Fork 1
/
Copy pathurnatp.sta.rpt
1721 lines (1617 loc) · 357 KB
/
urnatp.sta.rpt
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
Timing Analyzer report for urnatp
Sun Dec 02 22:04:11 2018
Quartus Prime Version 18.1.0 Build 625 09/12/2018 SJ Lite Edition
---------------------
; Table of Contents ;
---------------------
1. Legal Notice
2. Timing Analyzer Summary
3. Parallel Compilation
4. SDC File List
5. Clocks
6. Slow 1200mV 85C Model Fmax Summary
7. Timing Closure Recommendations
8. Slow 1200mV 85C Model Setup Summary
9. Slow 1200mV 85C Model Hold Summary
10. Slow 1200mV 85C Model Recovery Summary
11. Slow 1200mV 85C Model Removal Summary
12. Slow 1200mV 85C Model Minimum Pulse Width Summary
13. Slow 1200mV 85C Model Setup: 'CLOCK_50'
14. Slow 1200mV 85C Model Hold: 'CLOCK_50'
15. Slow 1200mV 85C Model Metastability Summary
16. Slow 1200mV 0C Model Fmax Summary
17. Slow 1200mV 0C Model Setup Summary
18. Slow 1200mV 0C Model Hold Summary
19. Slow 1200mV 0C Model Recovery Summary
20. Slow 1200mV 0C Model Removal Summary
21. Slow 1200mV 0C Model Minimum Pulse Width Summary
22. Slow 1200mV 0C Model Setup: 'CLOCK_50'
23. Slow 1200mV 0C Model Hold: 'CLOCK_50'
24. Slow 1200mV 0C Model Metastability Summary
25. Fast 1200mV 0C Model Setup Summary
26. Fast 1200mV 0C Model Hold Summary
27. Fast 1200mV 0C Model Recovery Summary
28. Fast 1200mV 0C Model Removal Summary
29. Fast 1200mV 0C Model Minimum Pulse Width Summary
30. Fast 1200mV 0C Model Setup: 'CLOCK_50'
31. Fast 1200mV 0C Model Hold: 'CLOCK_50'
32. Fast 1200mV 0C Model Metastability Summary
33. Multicorner Timing Analysis Summary
34. Board Trace Model Assignments
35. Input Transition Times
36. Signal Integrity Metrics (Slow 1200mv 0c Model)
37. Signal Integrity Metrics (Slow 1200mv 85c Model)
38. Signal Integrity Metrics (Fast 1200mv 0c Model)
39. Setup Transfers
40. Hold Transfers
41. Report TCCS
42. Report RSKM
43. Unconstrained Paths Summary
44. Clock Status Summary
45. Unconstrained Input Ports
46. Unconstrained Output Ports
47. Unconstrained Input Ports
48. Unconstrained Output Ports
49. Timing Analyzer Messages
----------------
; Legal Notice ;
----------------
Copyright (C) 2018 Intel Corporation. All rights reserved.
Your use of Intel Corporation's design tools, logic functions
and other software and tools, and its AMPP partner logic
functions, and any output files from any of the foregoing
(including device programming or simulation files), and any
associated documentation or information are expressly subject
to the terms and conditions of the Intel Program License
Subscription Agreement, the Intel Quartus Prime License Agreement,
the Intel FPGA IP License Agreement, or other applicable license
agreement, including, without limitation, that your use is for
the sole purpose of programming logic devices manufactured by
Intel and sold by Intel or its authorized distributors. Please
refer to the applicable agreement for further details.
+-----------------------------------------------------------------------------+
; Timing Analyzer Summary ;
+-----------------------+-----------------------------------------------------+
; Quartus Prime Version ; Version 18.1.0 Build 625 09/12/2018 SJ Lite Edition ;
; Timing Analyzer ; Legacy Timing Analyzer ;
; Revision Name ; urnatp ;
; Device Family ; Cyclone IV E ;
; Device Name ; EP4CE115F29C7 ;
; Timing Models ; Final ;
; Delay Model ; Combined ;
; Rise/Fall Delays ; Enabled ;
+-----------------------+-----------------------------------------------------+
+------------------------------------------+
; Parallel Compilation ;
+----------------------------+-------------+
; Processors ; Number ;
+----------------------------+-------------+
; Number detected on machine ; 8 ;
; Maximum allowed ; 4 ;
; ; ;
; Average used ; 1.03 ;
; Maximum used ; 4 ;
; ; ;
; Usage by Processor ; % Time Used ;
; Processor 1 ; 100.0% ;
; Processor 2 ; 1.3% ;
; Processors 3-4 ; 0.6% ;
+----------------------------+-------------+
+---------------------------------------------------+
; SDC File List ;
+---------------+--------+--------------------------+
; SDC File Path ; Status ; Read at ;
+---------------+--------+--------------------------+
; urnatp.SDC ; OK ; Sun Dec 02 22:04:09 2018 ;
+---------------+--------+--------------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clocks ;
+------------+------+--------+-----------+-------+--------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+---------------+
; Clock Name ; Type ; Period ; Frequency ; Rise ; Fall ; Duty Cycle ; Divide by ; Multiply by ; Phase ; Offset ; Edge List ; Edge Shift ; Inverted ; Master ; Source ; Targets ;
+------------+------+--------+-----------+-------+--------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+---------------+
; CLOCK2_50 ; Base ; 20.000 ; 50.0 MHz ; 0.000 ; 10.000 ; ; ; ; ; ; ; ; ; ; ; { CLOCK2_50 } ;
; CLOCK3_50 ; Base ; 20.000 ; 50.0 MHz ; 0.000 ; 10.000 ; ; ; ; ; ; ; ; ; ; ; { CLOCK3_50 } ;
; CLOCK_50 ; Base ; 20.000 ; 50.0 MHz ; 0.000 ; 10.000 ; ; ; ; ; ; ; ; ; ; ; { CLOCK_50 } ;
+------------+------+--------+-----------+-------+--------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+---------------+
+-------------------------------------------------+
; Slow 1200mV 85C Model Fmax Summary ;
+-----------+-----------------+------------+------+
; Fmax ; Restricted Fmax ; Clock Name ; Note ;
+-----------+-----------------+------------+------+
; 187.3 MHz ; 187.3 MHz ; CLOCK_50 ; ;
+-----------+-----------------+------------+------+
This panel reports FMAX for every clock in the design, regardless of the user-specified clock periods. FMAX is only computed for paths where the source and destination registers or ports are driven by the same clock. Paths of different clocks, including generated clocks, are ignored. For paths between a clock and its inversion, FMAX is computed as if the rising and falling edges are scaled along with FMAX, such that the duty cycle (in terms of a percentage) is maintained. Altera recommends that you always use clock constraints and other slack reports for sign-off analysis.
----------------------------------
; Timing Closure Recommendations ;
----------------------------------
HTML report is unavailable in plain text report export.
+-------------------------------------+
; Slow 1200mV 85C Model Setup Summary ;
+----------+--------+-----------------+
; Clock ; Slack ; End Point TNS ;
+----------+--------+-----------------+
; CLOCK_50 ; 14.661 ; 0.000 ;
+----------+--------+-----------------+
+------------------------------------+
; Slow 1200mV 85C Model Hold Summary ;
+----------+-------+-----------------+
; Clock ; Slack ; End Point TNS ;
+----------+-------+-----------------+
; CLOCK_50 ; 0.655 ; 0.000 ;
+----------+-------+-----------------+
------------------------------------------
; Slow 1200mV 85C Model Recovery Summary ;
------------------------------------------
No paths to report.
-----------------------------------------
; Slow 1200mV 85C Model Removal Summary ;
-----------------------------------------
No paths to report.
+---------------------------------------------------+
; Slow 1200mV 85C Model Minimum Pulse Width Summary ;
+-----------+--------+------------------------------+
; Clock ; Slack ; End Point TNS ;
+-----------+--------+------------------------------+
; CLOCK_50 ; 9.681 ; 0.000 ;
; CLOCK2_50 ; 16.000 ; 0.000 ;
; CLOCK3_50 ; 16.000 ; 0.000 ;
+-----------+--------+------------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------+
; Slow 1200mV 85C Model Setup: 'CLOCK_50' ;
+--------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+--------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; 14.661 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 6.319 ;
; 14.891 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 6.089 ;
; 14.950 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 6.030 ;
; 14.996 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.984 ;
; 15.028 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.952 ;
; 15.038 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.942 ;
; 15.078 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.902 ;
; 15.102 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.878 ;
; 15.144 ; divisorClock:divclock1|fraclock[15] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.836 ;
; 15.153 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.827 ;
; 15.185 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.795 ;
; 15.187 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.793 ;
; 15.265 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.715 ;
; 15.292 ; divisorClock:divclock1|fraclock[18] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.979 ; 5.685 ;
; 15.306 ; divisorClock:divclock1|fraclock[14] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.674 ;
; 15.401 ; divisorClock:divclock1|fraclock[16] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.979 ; 5.576 ;
; 15.409 ; divisorClock:divclock1|fraclock[19] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.980 ; 5.569 ;
; 15.456 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.524 ;
; 15.481 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.982 ; 5.499 ;
; 15.536 ; divisorClock:divclock1|fraclock[20] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.980 ; 5.442 ;
; 15.548 ; divisorClock:divclock1|fraclock[23] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.980 ; 5.430 ;
; 15.652 ; divisorClock:divclock1|fraclock[21] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.980 ; 5.326 ;
; 15.664 ; divisorClock:divclock1|fraclock[17] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.980 ; 5.314 ;
; 15.679 ; divisorClock:divclock1|fraclock[30] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.979 ; 5.298 ;
; 15.697 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 4.222 ;
; 15.816 ; divisorClock:divclock1|fraclock[22] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.980 ; 5.162 ;
; 15.823 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 4.096 ;
; 15.897 ; divisorClock:divclock1|fraclock[31] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.979 ; 5.080 ;
; 15.899 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 4.020 ;
; 15.916 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 4.003 ;
; 15.925 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.992 ;
; 15.927 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.990 ;
; 15.927 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.990 ;
; 15.927 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.992 ;
; 15.928 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.989 ;
; 15.930 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.987 ;
; 15.932 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.985 ;
; 15.969 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.950 ;
; 15.972 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.947 ;
; 15.972 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.947 ;
; 15.973 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.946 ;
; 15.977 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.942 ;
; 15.978 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.941 ;
; 15.980 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.939 ;
; 15.984 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.935 ;
; 16.006 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.913 ;
; 16.025 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.894 ;
; 16.032 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.887 ;
; 16.057 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.979 ; 4.920 ;
; 16.080 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.839 ;
; 16.112 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.807 ;
; 16.115 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.979 ; 4.862 ;
; 16.117 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.802 ;
; 16.129 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.790 ;
; 16.130 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.078 ; 3.790 ;
; 16.132 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.787 ;
; 16.137 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.782 ;
; 16.148 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.771 ;
; 16.155 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.762 ;
; 16.157 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.760 ;
; 16.157 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.760 ;
; 16.158 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.759 ;
; 16.158 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.761 ;
; 16.160 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.757 ;
; 16.162 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.755 ;
; 16.164 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.755 ;
; 16.190 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.979 ; 4.787 ;
; 16.193 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.726 ;
; 16.197 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.722 ;
; 16.199 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.720 ;
; 16.202 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.717 ;
; 16.202 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.717 ;
; 16.203 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.716 ;
; 16.205 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.714 ;
; 16.207 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.712 ;
; 16.208 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.711 ;
; 16.210 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.709 ;
; 16.214 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.703 ;
; 16.216 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.701 ;
; 16.216 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.701 ;
; 16.217 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.700 ;
; 16.219 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.698 ;
; 16.221 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.696 ;
; 16.236 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.683 ;
; 16.238 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.681 ;
; 16.249 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.670 ;
; 16.252 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.078 ; 3.668 ;
; 16.258 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.661 ;
; 16.260 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.657 ;
; 16.262 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.078 ; 3.658 ;
; 16.262 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.657 ;
; 16.262 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.657 ;
; 16.262 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.655 ;
; 16.262 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.655 ;
; 16.263 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.656 ;
; 16.263 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.654 ;
; 16.264 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.079 ; 3.655 ;
; 16.265 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.652 ;
; 16.267 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.081 ; 3.650 ;
; 16.268 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.980 ; 4.710 ;
+--------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------+
; Slow 1200mV 85C Model Hold: 'CLOCK_50' ;
+-------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+-------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; 0.655 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 0.922 ;
; 0.655 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 0.921 ;
; 0.655 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 0.921 ;
; 0.655 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 0.921 ;
; 0.656 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 0.923 ;
; 0.656 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[1] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 0.922 ;
; 0.657 ; divisorClock:divclock1|fraclock[31] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 0.924 ;
; 0.657 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 0.923 ;
; 0.658 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 0.924 ;
; 0.659 ; divisorClock:divclock1|fraclock[18] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 0.926 ;
; 0.659 ; divisorClock:divclock1|fraclock[16] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 0.926 ;
; 0.660 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 0.926 ;
; 0.660 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[2] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 0.926 ;
; 0.661 ; divisorClock:divclock1|fraclock[30] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 0.928 ;
; 0.661 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 0.928 ;
; 0.661 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 0.928 ;
; 0.661 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 0.928 ;
; 0.661 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 0.927 ;
; 0.661 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 0.927 ;
; 0.938 ; divisorClock:divclock1|out_clock ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.159 ; 1.283 ;
; 0.973 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.239 ;
; 0.973 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.239 ;
; 0.973 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[2] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.239 ;
; 0.973 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.240 ;
; 0.974 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.241 ;
; 0.975 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.241 ;
; 0.987 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.253 ;
; 0.987 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.253 ;
; 0.988 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.255 ;
; 0.988 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.254 ;
; 0.988 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.255 ;
; 0.988 ; divisorClock:divclock1|fraclock[30] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.255 ;
; 0.988 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.254 ;
; 0.989 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.255 ;
; 0.991 ; divisorClock:divclock1|fraclock[16] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.258 ;
; 0.992 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.258 ;
; 0.992 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.258 ;
; 0.993 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.260 ;
; 0.993 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.260 ;
; 0.993 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.260 ;
; 0.993 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.259 ;
; 1.094 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.360 ;
; 1.094 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.360 ;
; 1.094 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.361 ;
; 1.095 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.362 ;
; 1.096 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.362 ;
; 1.099 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.365 ;
; 1.099 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.365 ;
; 1.099 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.365 ;
; 1.100 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.367 ;
; 1.110 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.376 ;
; 1.113 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.379 ;
; 1.114 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.381 ;
; 1.114 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.381 ;
; 1.114 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.381 ;
; 1.114 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.380 ;
; 1.115 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.381 ;
; 1.118 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.384 ;
; 1.118 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.384 ;
; 1.119 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.386 ;
; 1.119 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.386 ;
; 1.137 ; divisorClock:divclock1|fraclock[23] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.082 ; 1.405 ;
; 1.154 ; divisorClock:divclock1|fraclock[14] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.084 ; 1.424 ;
; 1.155 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[1] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.422 ;
; 1.160 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[2] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.427 ;
; 1.180 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.082 ; 1.448 ;
; 1.180 ; divisorClock:divclock1|fraclock[15] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.084 ; 1.450 ;
; 1.181 ; divisorClock:divclock1|fraclock[17] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.082 ; 1.449 ;
; 1.183 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.450 ;
; 1.197 ; divisorClock:divclock1|fraclock[22] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.082 ; 1.465 ;
; 1.220 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.486 ;
; 1.220 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.486 ;
; 1.221 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.488 ;
; 1.222 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.083 ; 1.491 ;
; 1.225 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.491 ;
; 1.225 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.491 ;
; 1.225 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.491 ;
; 1.236 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.502 ;
; 1.239 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.505 ;
; 1.240 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.507 ;
; 1.240 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.507 ;
; 1.242 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.083 ; 1.511 ;
; 1.243 ; divisorClock:divclock1|fraclock[18] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.510 ;
; 1.244 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.510 ;
; 1.244 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.080 ; 1.510 ;
; 1.245 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.512 ;
; 1.263 ; divisorClock:divclock1|fraclock[23] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.082 ; 1.531 ;
; 1.280 ; divisorClock:divclock1|fraclock[14] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.084 ; 1.550 ;
; 1.280 ; divisorClock:divclock1|fraclock[20] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.082 ; 1.548 ;
; 1.281 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.548 ;
; 1.286 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.553 ;
; 1.288 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.082 ; 1.556 ;
; 1.289 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.556 ;
; 1.305 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.084 ; 1.575 ;
; 1.306 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.082 ; 1.574 ;
; 1.306 ; divisorClock:divclock1|fraclock[21] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.082 ; 1.574 ;
; 1.306 ; divisorClock:divclock1|fraclock[15] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.084 ; 1.576 ;
; 1.309 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.081 ; 1.576 ;
; 1.321 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.084 ; 1.591 ;
; 1.323 ; divisorClock:divclock1|fraclock[22] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.082 ; 1.591 ;
+-------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
-----------------------------------------------
; Slow 1200mV 85C Model Metastability Summary ;
-----------------------------------------------
No synchronizer chains to report.
+-------------------------------------------------+
; Slow 1200mV 0C Model Fmax Summary ;
+-----------+-----------------+------------+------+
; Fmax ; Restricted Fmax ; Clock Name ; Note ;
+-----------+-----------------+------------+------+
; 207.6 MHz ; 207.6 MHz ; CLOCK_50 ; ;
+-----------+-----------------+------------+------+
This panel reports FMAX for every clock in the design, regardless of the user-specified clock periods. FMAX is only computed for paths where the source and destination registers or ports are driven by the same clock. Paths of different clocks, including generated clocks, are ignored. For paths between a clock and its inversion, FMAX is computed as if the rising and falling edges are scaled along with FMAX, such that the duty cycle (in terms of a percentage) is maintained. Altera recommends that you always use clock constraints and other slack reports for sign-off analysis.
+------------------------------------+
; Slow 1200mV 0C Model Setup Summary ;
+----------+--------+----------------+
; Clock ; Slack ; End Point TNS ;
+----------+--------+----------------+
; CLOCK_50 ; 15.183 ; 0.000 ;
+----------+--------+----------------+
+-----------------------------------+
; Slow 1200mV 0C Model Hold Summary ;
+----------+-------+----------------+
; Clock ; Slack ; End Point TNS ;
+----------+-------+----------------+
; CLOCK_50 ; 0.598 ; 0.000 ;
+----------+-------+----------------+
-----------------------------------------
; Slow 1200mV 0C Model Recovery Summary ;
-----------------------------------------
No paths to report.
----------------------------------------
; Slow 1200mV 0C Model Removal Summary ;
----------------------------------------
No paths to report.
+--------------------------------------------------+
; Slow 1200mV 0C Model Minimum Pulse Width Summary ;
+-----------+--------+-----------------------------+
; Clock ; Slack ; End Point TNS ;
+-----------+--------+-----------------------------+
; CLOCK_50 ; 9.689 ; 0.000 ;
; CLOCK2_50 ; 16.000 ; 0.000 ;
; CLOCK3_50 ; 16.000 ; 0.000 ;
+-----------+--------+-----------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------+
; Slow 1200mV 0C Model Setup: 'CLOCK_50' ;
+--------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+--------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; 15.183 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.912 ; 5.728 ;
; 15.369 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.912 ; 5.542 ;
; 15.419 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.912 ; 5.492 ;
; 15.450 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.912 ; 5.461 ;
; 15.520 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.912 ; 5.391 ;
; 15.531 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.912 ; 5.380 ;
; 15.541 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.912 ; 5.370 ;
; 15.582 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.913 ; 5.330 ;
; 15.592 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.913 ; 5.320 ;
; 15.604 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.912 ; 5.307 ;
; 15.611 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.912 ; 5.300 ;
; 15.681 ; divisorClock:divclock1|fraclock[15] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.913 ; 5.231 ;
; 15.737 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.913 ; 5.175 ;
; 15.748 ; divisorClock:divclock1|fraclock[18] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.910 ; 5.161 ;
; 15.807 ; divisorClock:divclock1|fraclock[14] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.913 ; 5.105 ;
; 15.810 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.912 ; 5.101 ;
; 15.836 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.913 ; 5.076 ;
; 15.864 ; divisorClock:divclock1|fraclock[16] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.910 ; 5.045 ;
; 15.928 ; divisorClock:divclock1|fraclock[19] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.911 ; 4.982 ;
; 16.035 ; divisorClock:divclock1|fraclock[20] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.911 ; 4.875 ;
; 16.047 ; divisorClock:divclock1|fraclock[23] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.911 ; 4.863 ;
; 16.124 ; divisorClock:divclock1|fraclock[30] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.910 ; 4.785 ;
; 16.130 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.070 ; 3.799 ;
; 16.134 ; divisorClock:divclock1|fraclock[21] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.911 ; 4.776 ;
; 16.152 ; divisorClock:divclock1|fraclock[17] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.911 ; 4.758 ;
; 16.236 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.070 ; 3.693 ;
; 16.283 ; divisorClock:divclock1|fraclock[22] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.911 ; 4.627 ;
; 16.299 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.627 ;
; 16.300 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.626 ;
; 16.301 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.625 ;
; 16.301 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.625 ;
; 16.303 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.623 ;
; 16.305 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.621 ;
; 16.315 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.070 ; 3.614 ;
; 16.332 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.596 ;
; 16.332 ; divisorClock:divclock1|fraclock[31] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.910 ; 4.577 ;
; 16.334 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.594 ;
; 16.334 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.594 ;
; 16.335 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.593 ;
; 16.335 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.070 ; 3.594 ;
; 16.339 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.589 ;
; 16.339 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.589 ;
; 16.341 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.587 ;
; 16.363 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.565 ;
; 16.391 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.537 ;
; 16.419 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.509 ;
; 16.458 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.910 ; 4.451 ;
; 16.465 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.910 ; 4.444 ;
; 16.476 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.452 ;
; 16.482 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.446 ;
; 16.485 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.441 ;
; 16.486 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.440 ;
; 16.487 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.439 ;
; 16.487 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.439 ;
; 16.489 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.437 ;
; 16.491 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.435 ;
; 16.501 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.070 ; 3.428 ;
; 16.510 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.418 ;
; 16.518 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.410 ;
; 16.520 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.408 ;
; 16.520 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.408 ;
; 16.521 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.407 ;
; 16.525 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.403 ;
; 16.525 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.403 ;
; 16.525 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.403 ;
; 16.527 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.401 ;
; 16.534 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.394 ;
; 16.535 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.391 ;
; 16.536 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.390 ;
; 16.537 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.389 ;
; 16.537 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.389 ;
; 16.539 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.387 ;
; 16.540 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.069 ; 3.390 ;
; 16.541 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.385 ;
; 16.549 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.070 ; 3.380 ;
; 16.555 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.070 ; 3.374 ;
; 16.557 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.371 ;
; 16.566 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.360 ;
; 16.567 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.359 ;
; 16.568 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.360 ;
; 16.568 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.360 ;
; 16.568 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.358 ;
; 16.568 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.358 ;
; 16.570 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.910 ; 4.339 ;
; 16.570 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.356 ;
; 16.571 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.357 ;
; 16.572 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.354 ;
; 16.583 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.070 ; 3.346 ;
; 16.586 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.342 ;
; 16.595 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.333 ;
; 16.597 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.331 ;
; 16.599 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.329 ;
; 16.601 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.327 ;
; 16.601 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.327 ;
; 16.602 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.326 ;
; 16.619 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.070 ; 3.310 ;
; 16.625 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.071 ; 3.303 ;
; 16.636 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.290 ;
; 16.637 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.289 ;
; 16.638 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.073 ; 3.288 ;
+--------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------+
; Slow 1200mV 0C Model Hold: 'CLOCK_50' ;
+-------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+-------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; 0.598 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.841 ;
; 0.598 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.841 ;
; 0.599 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.842 ;
; 0.599 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.842 ;
; 0.600 ; divisorClock:divclock1|fraclock[31] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.843 ;
; 0.600 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.843 ;
; 0.600 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.843 ;
; 0.600 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[1] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.843 ;
; 0.602 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.845 ;
; 0.603 ; divisorClock:divclock1|fraclock[18] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.846 ;
; 0.603 ; divisorClock:divclock1|fraclock[16] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.846 ;
; 0.603 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.846 ;
; 0.603 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[2] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.846 ;
; 0.604 ; divisorClock:divclock1|fraclock[30] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.847 ;
; 0.604 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.847 ;
; 0.604 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.847 ;
; 0.605 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.848 ;
; 0.605 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.848 ;
; 0.605 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 0.848 ;
; 0.862 ; divisorClock:divclock1|out_clock ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.143 ; 1.176 ;
; 0.884 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.127 ;
; 0.884 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.127 ;
; 0.885 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.128 ;
; 0.886 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.129 ;
; 0.887 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[2] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.130 ;
; 0.889 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.132 ;
; 0.891 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.134 ;
; 0.891 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.134 ;
; 0.892 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.135 ;
; 0.892 ; divisorClock:divclock1|fraclock[30] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.135 ;
; 0.892 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.135 ;
; 0.893 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.136 ;
; 0.893 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.136 ;
; 0.899 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.142 ;
; 0.902 ; divisorClock:divclock1|fraclock[16] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.145 ;
; 0.902 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.145 ;
; 0.902 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.145 ;
; 0.903 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.146 ;
; 0.904 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.147 ;
; 0.904 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.147 ;
; 0.904 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.147 ;
; 0.983 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.226 ;
; 0.984 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.227 ;
; 0.985 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.228 ;
; 0.986 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.229 ;
; 0.988 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.231 ;
; 0.994 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.237 ;
; 0.994 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.237 ;
; 0.996 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.239 ;
; 0.997 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.240 ;
; 0.998 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.241 ;
; 1.001 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.244 ;
; 1.002 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.245 ;
; 1.003 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.246 ;
; 1.003 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.246 ;
; 1.003 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.246 ;
; 1.009 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.252 ;
; 1.012 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.255 ;
; 1.012 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.255 ;
; 1.014 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.257 ;
; 1.014 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.257 ;
; 1.042 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[1] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.286 ;
; 1.046 ; divisorClock:divclock1|fraclock[23] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.290 ;
; 1.062 ; divisorClock:divclock1|fraclock[14] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.075 ; 1.308 ;
; 1.068 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[2] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.312 ;
; 1.091 ; divisorClock:divclock1|fraclock[17] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.335 ;
; 1.091 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.335 ;
; 1.091 ; divisorClock:divclock1|fraclock[15] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.075 ; 1.337 ;
; 1.092 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.336 ;
; 1.093 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.336 ;
; 1.095 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.338 ;
; 1.096 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.339 ;
; 1.103 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.074 ; 1.348 ;
; 1.104 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.347 ;
; 1.104 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.347 ;
; 1.105 ; divisorClock:divclock1|fraclock[22] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.349 ;
; 1.107 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.350 ;
; 1.108 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.351 ;
; 1.111 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.354 ;
; 1.113 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.356 ;
; 1.113 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.356 ;
; 1.121 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.074 ; 1.366 ;
; 1.122 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.365 ;
; 1.122 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.365 ;
; 1.122 ; divisorClock:divclock1|fraclock[18] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.365 ;
; 1.124 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.367 ;
; 1.147 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.391 ;
; 1.147 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.391 ;
; 1.152 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.396 ;
; 1.156 ; divisorClock:divclock1|fraclock[23] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.400 ;
; 1.171 ; divisorClock:divclock1|fraclock[20] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.415 ;
; 1.172 ; divisorClock:divclock1|fraclock[14] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.075 ; 1.418 ;
; 1.178 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.422 ;
; 1.200 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.075 ; 1.446 ;
; 1.201 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.445 ;
; 1.201 ; divisorClock:divclock1|fraclock[21] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.445 ;
; 1.201 ; divisorClock:divclock1|fraclock[15] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.075 ; 1.447 ;
; 1.202 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.073 ; 1.446 ;
; 1.203 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.446 ;
; 1.203 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.072 ; 1.446 ;
+-------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
----------------------------------------------
; Slow 1200mV 0C Model Metastability Summary ;
----------------------------------------------
No synchronizer chains to report.
+------------------------------------+
; Fast 1200mV 0C Model Setup Summary ;
+----------+--------+----------------+
; Clock ; Slack ; End Point TNS ;
+----------+--------+----------------+
; CLOCK_50 ; 17.322 ; 0.000 ;
+----------+--------+----------------+
+-----------------------------------+
; Fast 1200mV 0C Model Hold Summary ;
+----------+-------+----------------+
; Clock ; Slack ; End Point TNS ;
+----------+-------+----------------+
; CLOCK_50 ; 0.298 ; 0.000 ;
+----------+-------+----------------+
-----------------------------------------
; Fast 1200mV 0C Model Recovery Summary ;
-----------------------------------------
No paths to report.
----------------------------------------
; Fast 1200mV 0C Model Removal Summary ;
----------------------------------------
No paths to report.
+--------------------------------------------------+
; Fast 1200mV 0C Model Minimum Pulse Width Summary ;
+-----------+--------+-----------------------------+
; Clock ; Slack ; End Point TNS ;
+-----------+--------+-----------------------------+
; CLOCK_50 ; 9.266 ; 0.000 ;
; CLOCK2_50 ; 16.000 ; 0.000 ;
; CLOCK3_50 ; 16.000 ; 0.000 ;
+-----------+--------+-----------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fast 1200mV 0C Model Setup: 'CLOCK_50' ;
+--------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+--------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; 17.322 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.558 ; 3.223 ;
; 17.426 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.558 ; 3.119 ;
; 17.463 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.559 ; 3.083 ;
; 17.464 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.559 ; 3.082 ;
; 17.470 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.558 ; 3.075 ;
; 17.486 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.558 ; 3.059 ;
; 17.509 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.558 ; 3.036 ;
; 17.527 ; divisorClock:divclock1|fraclock[15] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.559 ; 3.019 ;
; 17.536 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.558 ; 3.009 ;
; 17.548 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.558 ; 2.997 ;
; 17.560 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.558 ; 2.985 ;
; 17.572 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.558 ; 2.973 ;
; 17.584 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.559 ; 2.962 ;
; 17.600 ; divisorClock:divclock1|fraclock[14] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.559 ; 2.946 ;
; 17.635 ; divisorClock:divclock1|fraclock[18] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.907 ;
; 17.669 ; divisorClock:divclock1|fraclock[19] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.873 ;
; 17.690 ; divisorClock:divclock1|fraclock[16] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.852 ;
; 17.692 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.558 ; 2.853 ;
; 17.700 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.559 ; 2.846 ;
; 17.737 ; divisorClock:divclock1|fraclock[20] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.805 ;
; 17.743 ; divisorClock:divclock1|fraclock[23] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.799 ;
; 17.791 ; divisorClock:divclock1|fraclock[17] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.751 ;
; 17.802 ; divisorClock:divclock1|fraclock[21] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.740 ;
; 17.845 ; divisorClock:divclock1|fraclock[30] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.697 ;
; 17.877 ; divisorClock:divclock1|fraclock[22] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.665 ;
; 17.886 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 2.063 ;
; 17.942 ; divisorClock:divclock1|fraclock[31] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.600 ;
; 17.947 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 2.001 ;
; 17.954 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 1.995 ;
; 17.967 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 1.982 ;
; 17.991 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.954 ;
; 17.993 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.952 ;
; 17.993 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.952 ;
; 17.994 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.951 ;
; 17.996 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.949 ;
; 17.999 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.946 ;
; 18.004 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.944 ;
; 18.008 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 1.941 ;
; 18.015 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.527 ;
; 18.015 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.933 ;
; 18.018 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.930 ;
; 18.023 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.925 ;
; 18.025 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.923 ;
; 18.026 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.922 ;
; 18.026 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.922 ;
; 18.028 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.920 ;
; 18.031 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.917 ;
; 18.031 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.917 ;
; 18.034 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.914 ;
; 18.048 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.494 ;
; 18.051 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 1.898 ;
; 18.055 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 1.894 ;
; 18.069 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.879 ;
; 18.074 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.468 ;
; 18.075 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.873 ;
; 18.086 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.862 ;
; 18.086 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.862 ;
; 18.088 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.860 ;
; 18.093 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 20.000 ; 0.555 ; 2.449 ;
; 18.095 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.850 ;
; 18.096 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.852 ;
; 18.096 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.852 ;
; 18.097 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 1.852 ;
; 18.097 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.848 ;
; 18.097 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.848 ;
; 18.098 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.847 ;
; 18.100 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.845 ;
; 18.103 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.842 ;
; 18.112 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 1.837 ;
; 18.119 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.829 ;
; 18.123 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 1.826 ;
; 18.125 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 1.824 ;
; 18.127 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.821 ;
; 18.129 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[20] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.819 ;
; 18.130 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[19] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.818 ;
; 18.130 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.818 ;
; 18.132 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.814 ;
; 18.133 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.813 ;
; 18.134 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.812 ;
; 18.134 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.812 ;
; 18.135 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.811 ;
; 18.135 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[23] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.813 ;
; 18.135 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.813 ;
; 18.135 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.811 ;
; 18.135 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.811 ;
; 18.136 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.810 ;
; 18.137 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.809 ;
; 18.138 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[25] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.810 ;
; 18.138 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.808 ;
; 18.139 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[7] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.806 ;
; 18.140 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.806 ;
; 18.140 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[21] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.808 ;
; 18.141 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[14] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.804 ;
; 18.141 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[15] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.804 ;
; 18.141 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.041 ; 1.805 ;
; 18.142 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[13] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.803 ;
; 18.143 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[22] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.039 ; 1.805 ;
; 18.144 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[12] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.801 ;
; 18.146 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[17] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.038 ; 1.803 ;
; 18.147 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[0] ; CLOCK_50 ; CLOCK_50 ; 20.000 ; -0.042 ; 1.798 ;
+--------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fast 1200mV 0C Model Hold: 'CLOCK_50' ;
+-------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+-------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
; 0.298 ; divisorClock:divclock1|fraclock[31] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.424 ;
; 0.298 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.424 ;
; 0.298 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.424 ;
; 0.298 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.424 ;
; 0.298 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[1] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.424 ;
; 0.299 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.425 ;
; 0.299 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.425 ;
; 0.299 ; divisorClock:divclock1|fraclock[16] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.425 ;
; 0.299 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.425 ;
; 0.300 ; divisorClock:divclock1|fraclock[18] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.426 ;
; 0.300 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.426 ;
; 0.300 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.426 ;
; 0.300 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.426 ;
; 0.300 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[2] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.426 ;
; 0.301 ; divisorClock:divclock1|fraclock[30] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.427 ;
; 0.301 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.427 ;
; 0.301 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.427 ;
; 0.302 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.428 ;
; 0.302 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.428 ;
; 0.416 ; divisorClock:divclock1|out_clock ; divisorClock:divclock1|out_clock ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.087 ; 0.587 ;
; 0.447 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.573 ;
; 0.447 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.573 ;
; 0.447 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[2] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.573 ;
; 0.448 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.574 ;
; 0.448 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.574 ;
; 0.449 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.575 ;
; 0.458 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.584 ;
; 0.458 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.584 ;
; 0.458 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.584 ;
; 0.459 ; divisorClock:divclock1|fraclock[30] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.585 ;
; 0.459 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.585 ;
; 0.460 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.586 ;
; 0.460 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.586 ;
; 0.460 ; divisorClock:divclock1|fraclock[16] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.586 ;
; 0.460 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.586 ;
; 0.461 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.587 ;
; 0.461 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.587 ;
; 0.461 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.587 ;
; 0.462 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.588 ;
; 0.463 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.589 ;
; 0.463 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.589 ;
; 0.510 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.636 ;
; 0.510 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.636 ;
; 0.511 ; divisorClock:divclock1|fraclock[29] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.637 ;
; 0.511 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.637 ;
; 0.512 ; divisorClock:divclock1|fraclock[9] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.638 ;
; 0.513 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.639 ;
; 0.513 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.639 ;
; 0.513 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.639 ;
; 0.514 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.640 ;
; 0.517 ; divisorClock:divclock1|fraclock[23] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.643 ;
; 0.523 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.649 ;
; 0.524 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.650 ;
; 0.524 ; divisorClock:divclock1|fraclock[8] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.650 ;
; 0.525 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.651 ;
; 0.526 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.652 ;
; 0.526 ; divisorClock:divclock1|fraclock[28] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.652 ;
; 0.526 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.652 ;
; 0.527 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.653 ;
; 0.527 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.653 ;
; 0.528 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.654 ;
; 0.529 ; divisorClock:divclock1|fraclock[14] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.045 ; 0.658 ;
; 0.529 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.655 ;
; 0.531 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[1] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.657 ;
; 0.531 ; divisorClock:divclock1|fraclock[15] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.045 ; 0.660 ;
; 0.532 ; divisorClock:divclock1|fraclock[17] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.658 ;
; 0.532 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.658 ;
; 0.533 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.659 ;
; 0.534 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[2] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.660 ;
; 0.545 ; divisorClock:divclock1|fraclock[22] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.671 ;
; 0.576 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.702 ;
; 0.576 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[5] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.702 ;
; 0.576 ; divisorClock:divclock1|fraclock[11] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.045 ; 0.705 ;
; 0.577 ; divisorClock:divclock1|fraclock[27] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.703 ;
; 0.579 ; divisorClock:divclock1|fraclock[5] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.705 ;
; 0.579 ; divisorClock:divclock1|fraclock[3] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.705 ;
; 0.579 ; divisorClock:divclock1|fraclock[1] ; divisorClock:divclock1|fraclock[6] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.705 ;
; 0.583 ; divisorClock:divclock1|fraclock[23] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.709 ;
; 0.589 ; divisorClock:divclock1|fraclock[6] ; divisorClock:divclock1|fraclock[11] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.715 ;
; 0.590 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.716 ;
; 0.591 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[29] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.717 ;
; 0.591 ; divisorClock:divclock1|fraclock[10] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.045 ; 0.720 ;
; 0.592 ; divisorClock:divclock1|fraclock[26] ; divisorClock:divclock1|fraclock[31] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.718 ;
; 0.593 ; divisorClock:divclock1|fraclock[18] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.719 ;
; 0.593 ; divisorClock:divclock1|fraclock[4] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.719 ;
; 0.593 ; divisorClock:divclock1|fraclock[2] ; divisorClock:divclock1|fraclock[8] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.719 ;
; 0.594 ; divisorClock:divclock1|fraclock[24] ; divisorClock:divclock1|fraclock[30] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.720 ;
; 0.595 ; divisorClock:divclock1|fraclock[14] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.045 ; 0.724 ;
; 0.595 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|fraclock[27] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.721 ;
; 0.595 ; divisorClock:divclock1|fraclock[20] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.721 ;
; 0.596 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[9] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.722 ;
; 0.596 ; divisorClock:divclock1|fraclock[13] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.045 ; 0.725 ;
; 0.597 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[3] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.723 ;
; 0.597 ; divisorClock:divclock1|fraclock[15] ; divisorClock:divclock1|fraclock[18] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.045 ; 0.726 ;
; 0.598 ; divisorClock:divclock1|fraclock[25] ; divisorClock:divclock1|fraclock[28] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.724 ;
; 0.598 ; divisorClock:divclock1|fraclock[21] ; divisorClock:divclock1|fraclock[24] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.724 ;
; 0.599 ; divisorClock:divclock1|fraclock[7] ; divisorClock:divclock1|fraclock[10] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.725 ;
; 0.600 ; divisorClock:divclock1|fraclock[0] ; divisorClock:divclock1|fraclock[4] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.726 ;
; 0.608 ; divisorClock:divclock1|fraclock[12] ; divisorClock:divclock1|fraclock[16] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.045 ; 0.737 ;
; 0.611 ; divisorClock:divclock1|fraclock[22] ; divisorClock:divclock1|fraclock[26] ; CLOCK_50 ; CLOCK_50 ; 0.000 ; 0.042 ; 0.737 ;
+-------+-------------------------------------+-------------------------------------+--------------+-------------+--------------+------------+------------+
----------------------------------------------
; Fast 1200mV 0C Model Metastability Summary ;
----------------------------------------------
No synchronizer chains to report.
+------------------------------------------------------------------------------+
; Multicorner Timing Analysis Summary ;
+------------------+--------+-------+----------+---------+---------------------+
; Clock ; Setup ; Hold ; Recovery ; Removal ; Minimum Pulse Width ;
+------------------+--------+-------+----------+---------+---------------------+
; Worst-case Slack ; 14.661 ; 0.298 ; N/A ; N/A ; 9.266 ;
; CLOCK2_50 ; N/A ; N/A ; N/A ; N/A ; 16.000 ;
; CLOCK3_50 ; N/A ; N/A ; N/A ; N/A ; 16.000 ;
; CLOCK_50 ; 14.661 ; 0.298 ; N/A ; N/A ; 9.266 ;
; Design-wide TNS ; 0.0 ; 0.0 ; 0.0 ; 0.0 ; 0.0 ;
; CLOCK2_50 ; N/A ; N/A ; N/A ; N/A ; 0.000 ;
; CLOCK3_50 ; N/A ; N/A ; N/A ; N/A ; 0.000 ;
; CLOCK_50 ; 0.000 ; 0.000 ; N/A ; N/A ; 0.000 ;
+------------------+--------+-------+----------+---------+---------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Board Trace Model Assignments ;
+---------------+--------------+-------------------+-------------------------+-------------------------+---------------+---------------------+----------------+------------------+--------+------------------+------------------------+------------------------+--------------+---------------+-----------------+-------+---------------------+--------------------+---------------+-----------------+-------------+
; Pin ; I/O Standard ; Near Tline Length ; Near Tline L per Length ; Near Tline C per Length ; Near Series R ; Near Differential R ; Near Pull-up R ; Near Pull-down R ; Near C ; Far Tline Length ; Far Tline L per Length ; Far Tline C per Length ; Far Series R ; Far Pull-up R ; Far Pull-down R ; Far C ; Termination Voltage ; Far Differential R ; EBD File Name ; EBD Signal Name ; EBD Far-end ;
+---------------+--------------+-------------------+-------------------------+-------------------------+---------------+---------------------+----------------+------------------+--------+------------------+------------------------+------------------------+--------------+---------------+-----------------+-------+---------------------+--------------------+---------------+-----------------+-------------+
; LEDG[0] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDG[1] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDG[2] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDG[3] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDG[4] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDG[5] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDG[6] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDG[7] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDG[8] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[0] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[1] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[2] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[3] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[4] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[5] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[6] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[7] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[8] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[9] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[10] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[11] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[12] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[13] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[14] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[15] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[16] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; LEDR[17] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; HEX0[0] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; HEX0[1] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; HEX0[2] ; 2.5 V ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; HEX0[3] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; HEX0[4] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;
; HEX0[5] ; 3.3-V LVTTL ; 0 in ; 0 H/in ; 0 F/in ; short ; - ; open ; open ; open ; 0 in ; 0 H/in ; 0 F/in ; short ; open ; open ; open ; 0 V ; - ; n/a ; n/a ; n/a ;