Number | Issued | Status | On GitHub |
---|---|---|---|
1️⃣ | ✅ | ✅ | ✅ |
2️⃣ | ✅ | ✅ | ✅ |
3️⃣ | ✅ | ✅ | ✅ |
4️⃣ | ✅ | ✅ | ✅ |
5️⃣ | ✅ | ✅ | ✅ |
-
Классификация ЭВМ по количеству потоков команд и данных (классификация Флинна).
-
Основные характеристики ЭВМ
-
Одноступенчатый синхронный RS-триггер, Двухступенчатый синхронный RS-триггер
-
T-триггер , D-триггер
-
JK-триггер
-
Регистры
-
Счетчики
-
Дешифраторы
-
Мультиплексоры
-
Сумматоры и полусумматоры. Схема одноразрядного сумматора
-
Схема параллельного сумматора с последовательным и параллельным переносом
-
Структура базовых матричных кристаллов
-
Схема сумматора с условным переносом
-
Программируемые логические матрицы и Программируемая матричная логика
-
Классификация ИС по способу обеспечения функциональности
-
Эволюция ПЛИС
-
Классификация ПЛИС по типу программируемых связей
-
Классификация запоминающих устройств по способу доступа.
-
Классификация запоминающих устройств по назначению.
-
Латентность при обращении к подсистеме памяти.
-
Обобщенная схема адресного ЗУ.
-
Обобщенная схема ассоциативного ЗУ.
-
Обобщенная схема последовательного ЗУ. Буфер (память типа FIFO).
-
Организация запоминающих массивов адресных ЗУ. Структура ЗМ типа 2D.
-
Организация запоминающих массивов адресных ЗУ. Структура ЗМ типа 3D.
-
Организация запоминающих массивов адресных ЗУ. Структура ЗМ типа 2DM.
-
Расслоение памяти.
-
Запоминающая ячейка статической памяти.
-
Запоминающая ячейка с двухкоординатной выборкой и запоминающая ячейка двухпортовой выборкой.
-
Микросхема статической памяти.
-
Диаграмма работы статической памяти.
-
Процесс считывания в DRAM.
-
Принцип действия усилителя-регенератора.
-
Микросхема динамической памяти.
-
Функциональные возможности SDRAM памяти.